# 東京工業大学工学部

# 学士論文

# FPGAで実現するコンピュータシステムの 提案とその初期検討

# 指導教員 吉瀬 謙二 准教授

# **平成**27**年**2月

# 提出者

学科情報工学科学籍番号11\_27843氏名味曽野 智礼

| 指導教員認定印 |  |
|---------|--|
| 学科長認定印  |  |

## FPGAで実現するコンピュータシステムの

## 提案とその初期検討

指導教員 吉瀬 謙二 准教授

情報工学科

11\_27843 味曽野 智礼

FPGA の高性能化に伴い、従来 ASIC で作られてきた複雑な回路も FPGA に 実装されてきている。FPGA の性能向上は今も続いており、今後更に多くの分 野においてその利用が広がると予想される。また近年では数値計算や画像処理 などの特定アプリケーションのアクセラレータの開発が進んでおり、FPGA に 実装されているものも存在している。これらの多様なアクセラレータをコン ピュータシステムに接続し、利用することが出来ればシステム全体の性能を向 上させることが出来ると考えられる。しかし従来システムの内部接続に用いら れたバスネットワークにはスケーラビリティが低いという問題があり、多くの 構成要素を接続することが難しい。

これらの背景より、本論文ではCPU やアクセラレータを FPGA に実装し、 それらやメモリをメッシュネットワークに接続した拡張性、スケーラビリティ の高いコンピュータシステムを提案する。また提案システムの初期検討として そのメモリ性能を、動作周波数とルータ間の通信速度に着目してシミュレータ で測定した。その結果、2015年時点で実現できる FPGA 性能ではルータ間の 通信速度がボトルネックとなり、メッシュネットワークによる性能はバスネット ワークと比べて大きく低下することがあることがわかった。

目 次

| 第1章                                    | 序論                                                                                     | 1                                                                      |
|----------------------------------------|----------------------------------------------------------------------------------------|------------------------------------------------------------------------|
| 第2章<br>2.1<br>2.2<br>2.3               | 研究の背景<br>バス接続のスケーラビリティの問題とNoC[4][1]<br>FPGA 利用の広がり<br>アクセラレータの利用による計算能力の向上             | <b>3</b><br>3<br>4<br>4                                                |
| <b>第3章</b><br>3.1<br>3.2               | FPGAで実現する<br>コンピュータシステムの提案<br>提案するコンピュータシステム[6]<br>検証モデルの構成                            | <b>5</b><br>5<br>5                                                     |
| 第4章<br>4.1<br>4.2<br>4.3<br>4.4<br>4.5 | 初期検討<br>シミュレーション環境:gem5<br>メッシュ接続の擬似的な再現<br>評価対象<br>測定方法/実行プログラム<br>シミュレーション結果         | 7<br>7<br>8<br>12<br>13<br>14                                          |
| 第5章<br>5.1<br>5.2<br>5.3<br>5.4<br>5.5 | 考察<br>バス接続評価環境について                                                                     | <ol> <li>18</li> <li>18</li> <li>18</li> <li>19</li> <li>19</li> </ol> |
| 第 <b>6章</b><br>6.1<br>6.2              | 結論<br>まとめ................................<br>今後の課題.................................... | <b>20</b><br>20<br>20                                                  |
| 謝辞                                     |                                                                                        | 22                                                                     |
| 参考文                                    | <b>教</b> 术                                                                             | 22                                                                     |

# 第1章

# 序論

FPGA の高性能化に伴い、従来ASIC で作られてきた複雑な回路も FPGA 上に 実装されてきている。FPGA は論理合成を通じて回路をプログラミングするた め、回路の修正や更新が可能であり、低コスト/短期間で柔軟な開発が行える。 FPGA の性能向上は今も続いており、現在数百 MHz 程度が主流である FPGA の動作周波数は将来的に1GHz を超え、更により多くの分野において利用され ると予想される。

また、近年では数値計算や画像処理などの特定アプリケーションのアクセラ レータの開発が行われている。コンピュータシステムが必要となる処理に応じ たアクセラレータを多数持つことにより、システム全体の高速化が可能になる と考えられる。

しかしながら、従来のコンピュータシステムを構成するバスネットワークは 少数の接続の場合に高速で動作するものの、多数の構成要素を接続することに は適していない。これは接続数が増えるに連れて通信の衝突が多発し、調停機 構の複雑さが増すため、接続数に性能がスケールしにくいという問題点がある ためである。接続数にスケールさせる一つの方法は、メッシュネットワークな どの一つのノードの接続数が決まっている接続方法を用いることである。

これらの背景より、将来的にはCPUやアクセラレータをFPGAに実装し、 それらやメモリをメッシュ状のネットワークに接続することで拡張性、スケー ラビリティの高いコンピュータシステムを構築することができると考える。

本論文ではそのようなFPGAで実現するコンピュータシステムの構成を提案 し、その検証モデルの設計を示す。またシステムの初期検討として、検証モデ ルのメモリシステム性能が、従来のバス接続ネットワークに比べてどの程度で あるのかを、シミュレーションの結果から議論する。 本論文の構成

本論文の構成は以下の通りである。まず2章で研究背景となる要因を述べ、 続く3章で提案するコンピュータシステムの概要を説明する。4章ではシステ ムの初期検討として、検証モデルにおけるメモリ性能を従来のバス接続の場合 と比較する。5章では4章の結果をもとに考察を行い、最後に6章で結論を述 べる。

## 第2章

# 研究の背景

この章では提案する計算機システムの背景とそのシステムの概要について説明 する。

研究の背景には大きく分けて3つの要因が存在する。

## 2.1 バス接続のスケーラビリティの問題とNoC[4][1]

従来の計算機はバスネットワークにより CPU やメモリといった部品が接続 されている。より最近のチップセットにおいては単純なバスではなく、リング バスが用いられている。

バスネットワークには、接続部品が少ない場合にコントローラの設計が簡潔 んになり、高速に動作するという利点がある。しかし1度に1つの要求にしか 応じられないためバスのバンド幅は小さく、また接続部品が増えるに連れて 調停機構が複雑になるため、接続数にスケールした性能を出すことが難しく なる。

一方で、NoC (Network On Chip) とはパケット交換により通信を行う接続プ ラットフォームであり、ノード (プロセッサやメモリなどのリソースとルータの 組)が相互に接続される。

NoC ではバスネットワークと違い任意の数の接続に性能がスケールする。こ の理由は、1つのルータの入出力数の上限がトポロジーにより一意に決まるか らである。例えば2次元メッシュネットワークにおいては1つのルータに最大4 入力であり、これはシステム全体のノード数が増えても変わらないため、1つ のノードが1度に処理しなければならない要求の数は変化しない。またNoC で は複数のノードの組が同時に通信を行うことができるため、システム全体のバ ンド幅が高くなる。一方で、NoC ではパケット交換のために一定のレイテンシ が発生することが短所となる。

## 2.2 FPGA 利用の広がり

FPGA (Field Programmable Gate Array) は、Verilog や VHDL などの HDL (Hardware Description Language : ハードウェア記述言語) により構成を記述し、 論理合成を行うことで回路の書き換えを行うことができるロジック・デバイス である。

従来の ASIC (Application Specific IC) による電子部品の開発では、基盤が実 装された後に回路を変更することが出来ない。一般に ASIC の開発には数年か かり、コストが高い。また製品が出来上がるまでの時間が長いため、先進的な アーキテクチャの設計をすぐに利用することが難しい。

一方で FPGA の性能はASIC に劣るが、開発コストや開発にかかる時間は小 さく、通信処理などの特定の分野においては ASIC の代わりに用いられるよう になってきている。論理合成の書き換えを通じて、回路の修正や更新が可能な ことも FPGA の利点である。

テクノロジーの進化により、FPGAはより高性能、低消費電力、低コストになっている。現在のFPGAの動作周波数は最高数百MHz程度であるが、将来的には1GHz以上の動作周波数が実現されると予想される。

## 2.3 アクセラレータの利用による計算能力の向上

コンピュータ・システムがあらゆる分野に使われるようになるにつれ、汎用 的な計算処理を行うCPUだけでなく、特定の計算を高速に行うアクセラレー タの利用が増えてきている。典型的な例としては画像処理に特化して並列計算 を行うGPUが上げられる。CPUは高速なスカラ計算に重点を置いてるため、 効率よく並列にデータを処理することが得意ではない。GPUを用いて並列計 算処理を行うことで、CPUでは行うことの出来ない高速化を達成することが できる。

現在ではGPUの並列処理能力は画像処理以外にも利用されるようになり、 それらはGP-GPU (General Purpose GPU) と呼ばれている。しかし、アプリ ケーションの中には GP-GPU の利用だけでは潜在的高速化を最大限に引き出 すことが難しいものもある。もしも処理能力の高い FPGA を用いて柔軟にア クセラレータを用意することが可能ならば、CPU 単体や GP-GPU を利用した 場合よりもプログラム処理を高速化することが可能になると考えられる。

# 第3章

# FPGAで実現する

# コンピュータシステムの提案

## 3.1 提案するコンピュータシステム[6]

前節の内容をまとめると以下のようになる。

- ASIC の性能は高いが、数年単位の開発が必要でありコストが高い
- FPGA は柔軟な開発が可能であり、FPGA 自体の性能向上は今後も見込 まれる
- CPU に加えてアクセラレータを使用することで、処理の高速化を行える
- 従来のコンピュータシステムで用いられているバス接続はスケーラビリ ティが低い
- バスに代わる接続として NoC (2次元メッシュ) が考えられる

以上の背景を踏まえて、我々はFPGAを用いた、新しいコンピュータシステムを提案する。この提案システムにおいてはプロセッサコアや各種アクセラレータはFPGAに実装され、それらやメモリなどが2次元メッシュネットワークにより接続される。ユーザーの要求(動かしたいプログラム)によりシステムの構成(メモリやアクセラレータの数/種類など)を柔軟に変更することのできる、拡張性とスケーラビリティの高いコンピュータシステムの実現を目標とする。

### 3.2 検証モデルの構成

前章で説明したコンピュータシステムの評価を簡略化したモデルで行うこと を考える。検証モデルとして以下の構成を考える。

- プロセッサコア, サブコア (アクセラレータ), I/O ポート, メモリ の4つを 主要な構成部品 (ノード)とする
- 2. 各構成部品は2次元メッシュネットワークにより接続される
- 3. OS が動作するプロセッサコアはシステム上にただ1つとする
- 4. メモリやアクセラレータは任意の場所に任意の数接続できる
- 5. サブコア(アクセラレータ)はメインコアからプログラムを割り当てられ、 それを実行する
- 6. サブコア (アクセラレータ) でのスレッド切り替えは考慮しない
- メインコア/各サブコアで動くプログラムはそれぞれ独立である(各プログラムの使用するメモリ領域は独立であり、コヒーレンス制御を考えない)
- 8. メモリ/サブコアの接続位置/関係は制限しない
- 9. ルーティング経路はただ1つに決まる
- 10. コアからのメモリアクセス要求は高々1つしか同時に起こらない

このシステムの使用モデルは、メインコア上で動作するOSが実行するプログラムに応じて順次、適切に処理をサブコアへ割り当てる(メモリ領域の確保/プログラムの転送を行う)というものである。求めるシステム全体の処理能力に応じて、メモリやサブコアの構成/数を配置する(図 (3.1))。



図 3.1: 検証モデルの構成例

# 第4章

# 初期検討

この章では前章で示した検証モデルのメモリ性能についてシミュレーションを 用いて簡単な評価を行った結果を示す。

具体的には各サブコアが同時に処理を開始した時の性能(実行時間)を、バス 接続にした場合とメッシュ接続にした場合で比較した。コアの総数は8以下と した。今回は OS の処理やストレージからのプログラムロードの時間について は考慮しておらず、サブコアとメモリの間の通信のみに焦点を当てている。 評価環境にはシステムシミュレータの gem5 を使用した。

## 4.1 シミュレーション環境: gem5

サイクルアキュレートなシミュレーションを行うことができる gem5[2] を利 用した。

#### 4.1.1 gem5 の概要

gem5 は M5[3] と GEMS[5] という2つのシミュレータを組み合わせて開発さ れ、特にシミュレータコアの部分は M5,メモリ階層シミュレーション部分は GEMS (の Ruby) を元にしている。gem5 の開発は アメリカの複数の大学や企 業 (ウィスコンシン大学メディスン校/MIT/ミシガン大学,ARM/AMD/HP など) が共同で行っている。

gem5 では Linux などの OS を起動する事ができるフルシステムモード (FS モード)と、スタティックリンクされた Linux ELF バイナリ単体を実行するシス テムエミュレーションモード (SE モード)が存在し、今回はを SE モードを使用 した。SE モードでもシステムコールを使うことが可能である。SE モードでは 複数コアに独立したプログラムを割り当てて実行することが可能であり、この 時はどれか1つのプログラムが終了した時点でシミュレーションが終了する。

gem5 のシミュレータ本体は C++ で書かれているが、python インタプリタ がリンクされており、シミュレータの設定は python で記述された設定ファイル を用いて行う。実行時に与える python のシステム設定ファイルを変更するこ とで、シミュレーション対象のハードウェア構成を変更することが可能である。 なお、シミュレーションはシングルスレッドで動作するためにマルチコア環

境のシミュレーションにおいてはコア数が増加するにつれてシミュレーション 時間が線形的に増大する。

#### 4.1.2 gem5 のコンフィギュレーション

当然ながら gem5 のシステム構成はバスを全体に作られている。今回は gem5 本体の仕様を変更すること無く、システム設定ファイルを変更することのみ で、擬似的にメッシュ接続を再現した。これは、検証モデルにおいて1つのコ アが出せるメモリ要求が高々1つだけである(あるメモリ要求が完了するまで、 次のメモリ要求は出せない)という仮定のもとで成り立つ。

## 4.2 メッシュ接続の擬似的な再現

#### 4.2.1 1つのコアが1つのメモリを使用する場合

図 (4.2) は3つのコアと1つのメモリノードが接続されている例を示してい る。図中の R はルーターを表している。この時、各コアのメモリへのアクセス 経路は 図 (4.2) に示すとおりになる。メモリアクセスまでに Core0 と Core2 は 1 ホップ、Core1 は 2 ホップ必要となることが分かる。



図 4.1: 3コア+1メモリの構成



図 4.2: 各コアのメモリへのアクセス経路

ところでデフォルトでは gem5 で 1CPU とメモリの接続は 図 (4.3) の形に なっている。



図 4.3: gem5 での1CPU の接続

今回は gem5 においてメモリ直前のバスの前にダミーキャッシュ(ダミーレイ ヤー)をはさむことによりルーターの構造を簡易的に再現した (図 (4.4))。図中 では1 ホップに 25ns かかるとしている。ダミーキャッシュはサイズが L1のキャッ シュラインサイズと同じであり、ほぼ確実にキャッシュミスをする(キャッシュ は内包でないので100%ではないが、ミス率は1%程度であるため今回は無視し た)。各コアからのメモリ要求は同時に1つしか起こらないと仮定したため、 ホップする時間をそのままダミーキャッシュへのアクセス/レスポンス時間へ割 り当てて考えることとした。



図 4.4: (a) ルータ間通信, (a') 対応するバス接続 (1 コア)

3つのコアを1つのメモリに接続する時は図 (4.5) のようになり、ホップ数に 応じたダミーキャッシュをそれぞれのコアに用意する。

#### 4.2.2 1つのコアが複数のメモリを使用する場合

1つのコアが複数のメモリを使う場合を考える。

コア:メモリが2:2であり、片方のコア(Core1)が1つのメモリだけ、もう片方 のコア(Core0)は両方のメモリを使うとする。このとき図(4.6)(a)に示すよう に各コアがそれぞれ同時に別のメモリにアクセスしている時と、(b)のように 同時に同じメモリにアクセスしている時が発生する。仮にメモリアクセスパ ターンが均等であるとすると、これはコア:メモリが1:1の時と2:1の時にそ れぞれ対応し、その割合が分かれば全体の性能を予測することができる。よっ てメッシュネットワークに接続されるコアの数が増えた場合も、極端に遠いメ モリを使うことはないと考えれば、全体の性能を考える際もはある適度局所的 なコアとメモリの接続関係を考慮すれば良いことがわかる。



図 4.5: (b) ルータ間通信, (b') 対応するバス接続 (3 コア)



図 4.6: 1つのコアが複数のメモリを使うパターン: (a) 各コアが別のメモリに アクセスするとき (b) 2つのコアが同時に1つのメモリヘアクセスするとき

## 4.3 評価対象

#### 4.3.1 評価するネットワーク構造

今回は3×3の2次元メッシュ接続に現れるであろう コア:メモリ = N:1のパ ターンについて考慮した。パターンとその略称は図 (4.7)に示すとおりであり、 M,C のブロックがそれぞれメモリ、コアに対応している。ただし、3×3のメッ シュ構成においてメモリが右上端にあるなどの極端な構成は考えていない。図 に示すようにコアからメモリへのアクセスまでは高々2ホップである。



図 4.7: コア:メモリ = N:1 の 11種のパターン

#### 4.3.2 評価対象の種類パラメータ

シミュレーションするシステムの性能は、2015年現在で実現可能であろう FPGA 性能レベル (Real-Real, RR: 動作周波数 100MHz, 1hop = 320ns) と、将来 FPGA の性能が上がることを見越した上でのレベル (Ideal-Ideal, II: 動作周波 数 1GHz, 1hop=25ns), 及び 動作周波数は現在のままだが通信速度は将来のレ ベルであるもの (Real-Ideal, RI: 動作周波数 100MHz, 1hop=25ns) の3つを用い た。ここで、1hop にはルーターの動作に 20~30 サイクル程度かかると仮定し ている。3つの評価対象の異なるパラメータ値を表 (4.1), 共通するパラメータ を表 (4.2) に示す。

|              | Real-Real           | Real-Ideal          | Ideal-Ideal |
|--------------|---------------------|---------------------|-------------|
| 動作周波数        | 100MHz              | 100MHz              | 1GHz        |
| メモリバンド幅      | $400 \mathrm{MBps}$ | $400 \mathrm{MBps}$ | 3200MBps    |
| 1 <b>ホップ</b> | $320 \mathrm{ns}$   | 25 ns               | 25 ns       |

表 4.1: 評価対象により異なるパラメータ

表 4.2: 評価対象で共通するパラメータ

| プロセッサ       | x86-64 (OoO)  |
|-------------|---------------|
| L1 キャッシュ    | 命令/データ 各 16kB |
| L2 キャッシュ    | なし            |
| キャッシュラインサイズ | 8B            |
| メモリサイズ      | 512MB         |

## 4.4 測定方法/実行プログラム

gem5 のシステムエミュレーションモードにおいて、各コアに独立に、全く同 じプログラムを動かした時の実行時間を測定した。測定プログラムには 碁のシ ミュレーションを行うプログラムを用いた。実行される総命令数は 161,371,638 命令 (254,113,806 マイクロオペレーション) であり、マイクロオペレーションの 内訳は表 (4.3) に示すとおりである。また、総命令フェッチ数は 約 330,000,000 命令であった (実行サイクル数に依存) する。

先述の通り gem5 では1つのコアでの実行が終了した時点でシミュレーショ

ンが終了するため、終了後出力される統計情報をもとに、実行が終了していな かったコアは負荷がそれまでの平均と同程度であると仮定して予測終了時間を 求めた。

また、従来の通りにバス接続で1,2,4,8コアを接続して同時にプログラムを動かした場合の結果も測定した。

| タイプ      | コミットされた命令数 (micro ops) | 割合      |
|----------|------------------------|---------|
| Int ALU  | 160940238              | 63.33%  |
| Int Mult | 126961                 | 0.05%   |
| Read     | 70039425               | 27.56%  |
| Write    | 22998728               | 9.05%   |
| その他      | 8454                   | 0.00%   |
| 合計       | 254113806              | 100.00% |

表 4.3: 測定プログラムの命令 (マイクロオペレーション) 内訳

## 4.5 シミュレーション結果

#### 4.5.1 バスネットワーク接続

まずはじめに従来のバスネットワークによる接続での結果を表 (4.4) に、そ のグラフを図 (4.8) に示す。バス接続の場合にはルータ間の通信速度は関係無 いため、RR = RI の実行時間となる。この時各コアの動作はほぼ同時に進行 し、1つのコアが動作を終了した時の他コアのプログラム実行率は99%以上で ある。コア数が8つの時は1つの時の接続に比べて RR の場合は約2.2倍, II の 場合は約1.8倍の実行時間となっており、バス調停に時間がかかっていること が分かる。

| コア数 | RR(RI) | II    |
|-----|--------|-------|
| 1   | 2.336  | 0.350 |
| 2   | 2.450  | 0.357 |
| 4   | 2.912  | 0.389 |
| 8   | 5.074  | 0.632 |

表 4.4: バス接続の予測平均実行時間 (s)



図 4.8: バス接続での予測平均実行時間 (RR:左軸, II: 右軸)

#### 4.5.2 2次元メッシュネットワーク接続

図 (4.7) に示した各構成のネットワーク接続の予測平均実行時間を表 (4.5) に、また RR とIIのグラフを図 (4.9)示す。

| コア数 | 構成    | RR     | RI    | II    |  |
|-----|-------|--------|-------|-------|--|
| 1   | MC    | 19.928 | 3.388 | 0.475 |  |
| 2   | M2C   | 19.942 | 3.432 | 0.480 |  |
| 2   | MCC   | 28.054 | 4.053 | 0.545 |  |
| 3   | M3C   | 19.948 | 3.505 | 0.488 |  |
| 3   | M2CC  | 25.365 | 3.908 | 0.530 |  |
| 3   | MC2C  | 30.766 | 4.307 | 0.572 |  |
| 4   | M4C   | 19.962 | 3.63  | 0.497 |  |
| 4   | M3CC  | 24.015 | 3.904 | 0.529 |  |
| 4   | M2C2C | 28.072 | 4.187 | 0.560 |  |
| 5   | M3C2C | 26.458 | 4.207 | 0.559 |  |
| 8   | M4C4C | 28.105 | 5.227 | 0.657 |  |

表 4.5: ネットワーク接続の予測平均実行時間(s)

また、RR, RI, II において 各コアの予測終了時間の表を表 (4.7), 表 (4.8) に 示す。表より、メモリまでのホップ数が同じコアは実行時間にほとんど差が無 いことが分かる。また、8コアの場合に RI, II のモデルではメモリから1ホップ の場所にある4つのコアの予測終了時間は、バスに8コアを付けた場合の終了 時間よりも短い事がわかる。



図 4.9: メッシュ接続での予測平均実行時間 (RR:左軸, II: 右軸)

表 4.6: 各コアの予測終了時間 (ネットワーク接続, RR)

| コア数 | 構成    | cpu0   | cpu1   | cpu2   | cpu3   | cpu4   | cpu5   | cpu6   | cpu7   | 平均     |
|-----|-------|--------|--------|--------|--------|--------|--------|--------|--------|--------|
| 1   | MC    | 19.928 |        |        |        |        |        |        |        | 19.928 |
| 2   | M2C   | 19.944 | 19.941 |        |        |        |        |        |        | 19.942 |
| 2   | MCC   | 36.170 | 19.939 |        |        |        |        |        |        | 28.054 |
| 3   | M3C   | 19.946 | 19.950 | 19.949 |        |        |        |        |        | 19.948 |
| 3   | M2CC  | 36.190 | 19.952 | 19.954 |        |        |        |        |        | 25.365 |
| 3   | MC2C  | 36.163 | 36.179 | 19.954 |        |        |        |        |        | 30.766 |
| 4   | M4C   | 19.960 | 19.966 | 19.962 | 19.962 |        |        |        |        | 19.962 |
| 4   | M3CC  | 36.189 | 19.958 | 19.955 | 19.957 |        |        |        |        | 24.015 |
| 4   | M2C2C | 36.183 | 36.194 | 19.955 | 19.958 |        |        |        |        | 28.072 |
| 5   | M3C2C | 36.205 | 36.204 | 19.961 | 19.961 | 19.958 |        |        |        | 26.458 |
| 8   | M4C4C | 36.246 | 36.225 | 36.216 | 36.240 | 19.978 | 19.975 | 19.981 | 19.980 | 28.105 |

|     |       |       | -     |       | (     |       |       |       | /     |       |
|-----|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|
| コア数 | 構成    | cpu0  | cpu1  | cpu2  | cpu3  | cpu4  | cpu5  | cpu6  | cpu7  | 平均    |
| 1   | MC    | 3.388 |       |       |       |       |       |       |       | 3.388 |
| 2   | M2C   | 3.432 | 3.432 |       |       |       |       |       |       | 3.432 |
| 2   | MCC   | 4.689 | 3.417 |       |       |       |       |       |       | 4.053 |
| 3   | M3C   | 3.505 | 3.505 | 3.504 |       |       |       |       |       | 3.505 |
| 3   | M2CC  | 4.763 | 3.481 | 3.480 |       |       |       |       |       | 3.908 |
| 3   | MC2C  | 4.731 | 4.731 | 3.457 |       |       |       |       |       | 4.307 |
| 4   | M4C   | 3.626 | 3.625 | 3.627 | 3.625 |       |       |       |       | 3.626 |
| 4   | M3CC  | 4.872 | 3.581 | 3.580 | 3.582 |       |       |       |       | 3.904 |
| 4   | M2C2C | 4.829 | 4.830 | 3.544 | 3.543 |       |       |       |       | 4.187 |
| 5   | M3C2C | 4.982 | 4.983 | 3.690 | 3.689 | 3.689 |       |       |       | 4.207 |
| 8   | M4C4C | 5.863 | 5.856 | 5.859 | 5.860 | 4.595 | 4.595 | 4.596 | 4.591 | 5.227 |

表 4.7: 各コアの予測終了時間 (ネットワーク接続, RI)

表 4.8: 各コアの予測終了時間 (ネットワーク接続, II)

| コア数 | 構成    | cpu0  | cpu1  | cpu2  | cpu3  | cpu4  | cpu5  | cpu6  | cpu7  | 平均    |
|-----|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|
| 1   | MC    | 0.475 | 1     | 1     | 1     | 1     | 1     | 1     | 1     | 0.475 |
| 2   | M2C   | 0.480 | 0.480 |       |       |       |       |       |       | 0.480 |
| 2   | MCC   | 0.610 | 0.479 |       |       |       |       |       |       | 0.545 |
| 3   | M3C   | 0.488 | 0.488 | 0.487 |       |       |       |       |       | 0.488 |
| 3   | M2CC  | 0.619 | 0.486 | 0.486 |       |       |       |       |       | 0.530 |
| 3   | MC2C  | 0.616 | 0.616 | 0.485 |       |       |       |       |       | 0.572 |
| 4   | M4C   | 0.497 | 0.497 | 0.497 | 0.497 |       |       |       |       | 0.497 |
| 4   | M3CC  | 0.629 | 0.495 | 0.495 | 0.495 |       |       |       |       | 0.529 |
| 4   | M2C2C | 0.626 | 0.626 | 0.493 | 0.493 |       |       |       |       | 0.560 |
| 5   | M3C2C | 0.640 | 0.640 | 0.505 | 0.505 | 0.505 |       |       |       | 0.559 |
| 8   | M4C4C | 0.726 | 0.727 | 0.727 | 0.727 | 0.588 | 0.588 | 0.588 | 0.588 | 0.657 |

## 第5章

## 考察

本節では前節で得られたシミュレーション結果について考察を行う。

## 5.1 バス接続評価環境について

表 (4.4), 図 (4.8) Iより RR (RI), の両方の環境において 8 コアを接続した時から性能が大きく低下することが分かる。4 コア接続時には RR 環境において約 1.48%, II 約1.18 倍の実行時間増大にとどまっており、単純なバス接続は4 コア 程度が良いことが分かる。

### 5.2 メッシュ接続評価環境について

表 (4.5),図 (4.9) より同じホップ数にあるコアの処理能力はほぼ同じである ことが分かる。また、MC と M4C の予測平均実行時間を比べると RR で 1%以 下、RI で7%程度、IIにおいては 4%程度の実行時間増大にとどまっており、今 回の評価環境においてはあるメモリから1ホップしか離れていないコア同士が は同時にそのメモリを使用しても性能にあまり影響が無いことが分かる。これ は、コアの接続が増えたことによるメモリ要求の増大よりも、1ホップにかか るレイテンシの効果が大きいためであると考えられる。

### 5.3 RR 評価環境について

表 (4.4) と表 (4.5) を比較すると、RR の時、メッシュ接続ではコア:メモリが ー対ーの関係にある時の実行時間は、バスでつないだ場合の8.5倍以上かかっ ている。コア8つをバス接続した場合と比べても3.9倍以上の実行時間である。 これは、ルータ間通信のレイテンシ 320ns (100MHz の動作周波数で 32サイク ル) が、DRAM のアクセスレイテンシ 50ns よりも6倍以上遅く実行時間のほ とんどが通信時間となっているためであると考えられる。明らかに、ルータ間 の通信速度が上がらなければ、現在のFPGA環境においてメッシュ接続ネット ワークを採用したコンピュータシステムで性能を出すことは難しい。

## 5.4 RI, II 評価環境について

ー方、RI, II の場合はコア:メモリが 1:1 の時の実行時間の増大は (RR バス、 II バスと比べて)約1.4倍程度となっている

しかし、8つのコアを接続する場合を考えるとバス接続でメッシュ接続の差は3%程度の実行時間増大にとどまっており、またメモリに近い4コアの予測実 行時間はバス接続されたコアの91%程度になっている。

RI, II 環境においてコア数が増えるとバスネットワークの性能につか付いた 要因は1 ホップにかかる時間が短かく (25ns = 2.5 サイクル), メモリのバンド幅 を使っていたためであると考えられる。

### 5.5 提案モデルの性能

以上より、本提案モデルにおいては1つのメモリに接続するコアの数が少な い場合はバス接続にくらべて性能が低下することが分かった。

シミュレータは8つのコアが同時に1つのメモリを使うところまでを検討した。コア数が増えるに連れて性能が向上していくことが実行結果より分かった。提案モデルにおいてはコアの数を数十程度つなげることも可能であり、その際は独立にプログラムが動作すると仮定すれば、バス接続よりも高い性能が 出ると考えられる。

ただし、メモリアクセスレイテンシが遅い場合(RR 環境)ではコア数が増 えても性能がでないため、メモリのアクセスレイテンシを短くする必要がある ことが分かる。これは例えば1つのノードに複数のコアとメモリを載せると いった解決策が考えられる。

# 第6章

## 結論

### 6.1 まとめ

本論文ではFPGAの性能向上や利用領域が拡大していること、アクセラレー タの利用によるシステムの性能向上を背景として各構成部品をメッシュネット ワークで接続したコンピュータシステムを提案した。

提案システムは CPU や 特定アプリ向けのアクセラレータを FPGA に実装 し、それらとメモリやI/Oポートをぞれぞれ1ノードとしてメッシュネットワー クに接続する構想である。

提案システムの初期検討として簡略化したモデルのメモリ性能をシミュレー タを用いて測定し、従来のバスネットワークの場合の性能と比較した。シミュ レーション結果より現在のFPGA 性能ではルータ間の通信速度がボトルネック になってしまうためバスネットワークに比べて大きく性能が低下することがあ ることがわかった。将来的に周波数や、ルータ間の通信速度が向上した場合に は性能低下を低く抑えてシステムを構成できる可能性がある。

#### 6.2 今後の課題

今後の課題を以下に列挙する。

- より正確なシミュレーション環境を実現する
- 今回はメモリのアクセスが1つのコアにおいて高々同時に1つしか発生し ないと仮定したが、実際には複数のメモリ要求を同時に出し、各ルータ がそれらを処理することでメッシュネットワークの性能を引き出すことが できると考えられる。ただし、このシミュレーションを実現するためには 既存のシミュレータに大幅に手を加える必要があると考えられる。
- 効率のよいスケジューリング機構の考案
   各サブコアのプログラムや使用するメモリ領域の割り当てを効率よく実

現するためのアルゴリズムが必要となる。これを実現するための第一歩 ととして、サブコアを制御するためのデバイスドライバを開発中である

# 謝辞

研究を進めるにあたり、適切なご指導を賜りました指導教員の吉瀬謙二先生に 深く感謝いたします。

また本研究で扱ったコンピュータシステムについて共同で研究している松田 裕貴先輩、小川愛理さんとは幾度と研究に関する様々な議論を行いました。感 謝いたします。

研究で疲れている時にカフェインを供給していただき、またNoCに関する点 で多くの助言を頂いた森悠先輩に感謝いたします。

小林諒平先輩、Thiem Van Chu 先輩には本論文の執筆に関して、直前まで内 容や構成について助言いただいたことに感謝いたします。

最後に吉瀬研究室のメンバーとして研究に限らず様々な事柄に助言をいただ いた奥村開里先輩と臼井琢真君に感謝いたします。

# 参考文献

- L. Benini and D. Bertozzi. Network-on-chip architectures and design methods. *Computers and Digital Techniques, IEE Proceedings* -, Vol. 152, No. 2, pp. 261– 272, Mar 2005.
- [2] Nathan Binkert, Bradford Beckmann, Gabriel Black, Steven K. Reinhardt, Ali Saidi, Arkaprava Basu, Joel Hestness, Derek R. Hower, Tushar Krishna, Somayeh Sardashti, Rathijit Sen, Korey Sewell, Muhammad Shoaib, Nilay Vaish, Mark D. Hill, and David A. Wood. The gem5 simulator. SIGARCH Comput. Archit. News, Vol. 39, No. 2, pp. 1–7, August 2011.
- [3] N.L. Binkert, R.G. Dreslinski, L.R. Hsu, K.T. Lim, A.G. Saidi, and S.K. Reinhardt. The m5 simulator: Modeling networked systems. *Micro*, *IEEE*, Vol. 26, No. 4, pp. 52–60, July 2006.
- [4] S. Kumar, A. Jantsch, J.-P. Soininen, M. Forsell, M. Millberg, J. Oberg, K. Tiensyrja, and A. Hemani. A network on chip architecture and design methodology. In VLSI, 2002. Proceedings. IEEE Computer Society Annual Symposium on, pp. 105–112, 2002.
- [5] Milo M. K. Martin, Daniel J. Sorin, Bradford M. Beckmann, Michael R. Marty, Min Xu, Alaa R. Alameldeen, Kevin E. Moore, Mark D. Hill, and David A. Wood. Multifacet's general execution-driven multiprocessor simulator (gems) toolset. SIGARCH Comput. Archit. News, Vol. 33, No. 4, pp. 92–99, November 2005.
- [6] 松田裕貴・小川愛理・味曽野智礼(東工大)・藤枝直輝・市川周一(豊橋技科大)・吉瀬謙二(東工大). Mierusys プロジェクト: 複数の fpga を用いた先進的な計算機システムの開発. 2015.